Home
Giới thiệu
Tài khoản
Đăng nhập
Quên mật khẩu
Đổi mật khẩu
Đăng ký tạo tài khoản
Liệt kê
Công trình khoa học
Bài báo trong nước
Bài báo quốc tế
Sách và giáo trình
Thống kê
Công trình khoa học
Bài báo khoa học
Sách và giáo trình
Giáo sư
Phó giáo sư
Tiến sĩ
Thạc sĩ
Lĩnh vực nghiên cứu
Tìm kiếm
Cá nhân
Nội dung
Góp ý
Hiệu chỉnh lý lịch
Thông tin chung
English
Đề tài NC khoa học
Bài báo, báo cáo khoa học
Hướng dẫn Sau đại học
Sách và giáo trình
Các học phần và môn giảng dạy
Giải thưởng khoa học, Phát minh, sáng chế
Khen thưởng
Thông tin khác
Tài liệu tham khảo
Hiệu chỉnh
Số người truy cập: 106,848,200
Analysis of First- and Second-Order Digital DS Modulator Used in Fractional-N PLLs
Tác giả hoặc Nhóm tác giả:
Tuan Minh Vo
Nơi đăng:
UD - JOURNAL OF SCIENCE AND TECHNOLOGY: ISSUE ON INFORMATION AND COMMUNICATIONS TECHNOLOGY;
S
ố:
Vol. 12, no. 2;
Từ->đến trang
: 10-16;
Năm:
2021
Lĩnh vực:
Kỹ thuật;
Loại:
Bài báo khoa học;
Thể loại:
Trong nước
TÓM TẮT
In this paper, we analyze for the first time behavior in the time domain of the accumulated quantization error induced by the first- and second-order digital DS modulator (DSM). The DSM is adopted in fractional-N PLLs to dither frequency division factor. Based on the analysis, difference in behavior of the accumulated quantization error in the two cases is clearly explained. Furthermore, the reason why the second-order DSM is required for calibration loop of the digital/time converter canceling the quantization error is revealed as well. Using the analysis result, we prove that even with the second-order DSM, there is a variation in convergence time of the calibration loop gain depending on the fractional part of the division factor, that cannot be clarified by analysis in the frequency domain.
ABSTRACT
© Đại học Đà Nẵng
Địa chỉ: 41 Lê Duẩn Thành phố Đà Nẵng
Điện thoại: (84) 0236 3822 041 ; Email: dhdn@ac.udn.vn